Ouvrir le menu Fermer le menu

< Retour aux infos-presse

XJTAG facilite et accélère la création de projets Boundary scan

ISIT
ISIT
Toulouse le 28/03/2023 : XJTAG®, leader des outils JTAG Boundary Scan, distribué en France par ISIT, annonce une nouvelle version de ses outils Boundary scan JTAG. Cette version XJTAG 3.13 offre aux ingénieurs plusieurs avantages :
  • Efficacité : cette version introduit un moyen efficace de gérer les variantes de conception (c'est-à-dire les cartes électroniques assemblées qui utilisent une disposition de PCB commune mais qui ont des composants différents).
  • Temps : un nouvel algorithme permet de réduire le temps de développement des tests en détectant les périphériques I2C et en créant automatiquement des tests de base pour ceux-ci.
  • Simplicité : la Simplification de la gestion des réseaux (NET) d'alimentation et de masse lors de la création du projet.
  • Clarté : les ingénieurs peuvent désormais ajouter des images aux boîtes de message et aux boîtes de dialogue affichées pour les opérateurs lors de l’exécution des test augmentant ainsi la clarté des instructions.

XJTAG 3.13 facilite la gestion des variantes de conception
Cette dernière version du logiciel permet de gérer plus rapidement et plus facilement les variantes de conception des cartes électroniques. Il est désormais possible de créer un projet de référence unique, puis de définir en quoi chaque variante diffère de cette référence. L'importation de fichiers BOM pour chaque variante vous permet d'utiliser un assistant qui compare la BOM de référence à celle importée et fait des propositions sur les composants qui ont changé et sur la manière d'ajuster le test Boundary scan. Il existe également une méthode manuelle à utiliser avec les variantes qui n'ont pas leurs propres fichiers BOM.

Pour exécuter des tests pendant la production, les configurations de tests contenant les données nécessaires pour les variantes individuelles peuvent être exportées séparément, ou la variante à tester peut-être sélectionnée au moment de l'exécution à partir d'un menu déroulant.

Ajoutez des images à vos boîtes de dialogue
Vous pouvez désormais apporter une clarté supplémentaire aux instructions de l'opérateur en incluant des images dans vos boîtes de dialogues (message, saisie). Par exemple, plutôt que d'utiliser uniquement du texte pour décrire l'emplacement d'un connecteur de rebouclage, vous pouvez désormais illustrer vos conseils avec, par exemple, une animation qui montre comment configurer ce connecteur ou avec une photo montrant l’emplacement du connecteur sur la carte.

Le personnel de réparation peut également en bénéficier car cela permet de localiser les composants sur la carte lorsqu'une netlist ODB++ n'est pas disponible. Avec XJTAG 3.13, des tests peuvent être écrits pour afficher une image si un défaut spécifique est détecté. L'image peut être celle de la carte avec, pour les défauts détectés, les composants pertinents en surbrillance.

Les types d'images pris en charge sont JPEG, PNG, GIF (y compris animés), BMP et TIFF.

Détection automatique et création de test plus rapides pour les composants I2C
XJTAG 3.13 accélère la création de projets de test en utilisant un nouvel algorithme qui vise à détecter qu’un composant avec lequel vous travaillez possède une interface I2C. Lorsqu'un I2C est trouvé, toute la configuration de base des composants I2C peut désormais être effectuée automatiquement. L'algorithme de détection fonctionne en inspectant les noms des réseaux connectés au composant, et en recherchant dans ce nom le texte "SCL" et le texte "SDA". De plus, si un autre composant I2C a déjà été configuré, le logiciel vérifiera les connexions au bus de ce composant.

Lorsque le système de développement de test reconnaît que le composant utilise I2C, il propose désormais de créer automatiquement un test de base pour le composant s'il n'en a pas déjà un dans sa bibliothèque. Le test résultant vérifiera que le composant reconnaît son adresse, et les ingénieurs peuvent ensuite s'appuyer sur ce test de base si nécessaire en ajoutant leurs propres tests spécifiques au composant.

Vérification plus rapide par XJDEvelopper de l'analyse automatisée des nets d'alimentation et de masse 
Cette nouvelle version du logiciel XJTAG améliore également la façon dont le système de développement présente les résultats de recherche des réseaux d'alimentation et de masse présents sur la carte électronique. Utilisant les mêmes algorithmes des versions précédentes pour identifier ces réseaux, mais ce différencie au niveau de l’affichage des résultats. Ceux-ci sont maintenant combinés en une seule liste, chaque réseau identifié recevant un score pour indiquer le degré de confiance dans la suggestion qu'il s'agit d'une alimentation ou d’une masse.

Ce score est calculé en fonction du nom du réseau, du nombre de condensateurs sur le réseau et des types de composants qui y sont connectés – par exemple, des composants qui ressemblent à des inducteurs ou à des résistances de rappel augmentent le score.

Ces scores permettent à l’utilisateur d’identifier plus facilement ces réseaux d’alimentation et de masse même lorsqu'ils ne reçoivent pas des noms explicites. Cela vous aide à exclure facilement les autres réseaux lorsque vous déclarez au système ceux à traiter comme alimentation ou masse.

Résumé de XJTAG 3.13
Avec cette nouvelle version XJTAG 3.13, les projets de test peuvent être créés plus rapidement grâce à la capacité du système de développement de test à créer automatiquement des tests de base pour les composants I2C, la nouvelle façon dont les résultats de détection des réseaux d’alimentation et de masse sont présentés, et le support pour les variantes de conception. Les ingénieurs peuvent désormais également améliorer le contenu de leurs messages et boîtes de dialogue en ajoutant des images.

Mise à jour vers XJTAG 3.13 : contactez-nous

# # #

À propos de XJTAG
XJTAG est l’un des principaux fournisseurs mondiaux d’outils JTAG (Boundary Scan) conformes à la norme 1149.x de l’IEEE. XJTAG propose aux ingénieurs une suite complète d’outils logiciels et matériels pour déboguer, tester et programmer des cartes électroniques rapidement et facilement. Les solutions XJTAG permettent de raccourcir considérablement les différents processus :  dès la conception, en passant par le développement et enfin au moment de la fabrication électronique. La société développe des produits innovants et offre une assistance technique de haute qualité. Pour plus d’informations sur XJTAG, ses produits et ses services, veuillez visiter www.xjtag.com.

À propos de la technologie JTAG
JTAG est une norme IEEE qui a été développée pour résoudre les difficultés de test des cartes électroniques qui utilisent des composants tel que Ball Grid Array et Chip Scale Package, où les connexions de soudure ne sont pas accessibles aux système des tests traditionnels type lit à clous. Bien que JTAG soit depuis devenu populaire pour le débogage des processeurs et pour la programmation des FPGA et des CPLD, ils n’utilisent que le protocole de communication standardisé 1149 de la norme. Le plein avantage de la norme JTAG vient de son introduction de techniques de boundary scan pour tester et déboguer les cartes assemblées ; Les outils de XJTAG vous offrent un moyen simple d’utiliser ces capacités.