Ouvrir le menu Fermer le menu

Production et test

trait de séparation

Le test JTAG améliorera-t-il la testabilité de vos cartes électroniques ?

Les méthodes traditionnelles de test et de débogage de cartes électroniques ne répondent pas toujours complétement aux attentes des sociétés qui souhaiteraient disposer d’un système de test adapté aussi bien à la mise au point des prototypes qu’aux tests de cartes en production.

Programmation de mémoires eMMC, NAND, NOR avec le FlashRunner 2.0

La programmation des mémoires eMMC, NAND et NOR demande une utilisation particulière des outils de programmation, et cet article décrit comment le FlashRunner 2.0 (FR2.0) de SMH s’adapte à ces exigences. Le FR2.0 est un programmateur universel, qui utilise les principes de programmation In Situ pour programmer ces composants.

Pourquoi utiliser la technologie Boundary Scan (JTAG) pour le développement de tests de vos cartes électroniques?

Vous êtes probablement familiers avec le JTAG, pour le debug/émulation de processeurs et/ou pour la programmation de FPGAs/CPLDs mais savez-vous que cette technologie, également connue sous le nom Boundary Scan, a été conçue pour faciliter et automatiser le test des cartes électroniques.

Rationaliser les achats de composants électroniques